▷ Que sont les voies de traitement et l’importance dans le multi
Table des matières:
- Qu'est-ce que l'interface PCI Express et comment fonctionne-t-elle?
- Topologie point à point
- Que sont les processeurs PCI Express LANES
Dans cet article, nous expliquerons les LANES du processeur. Mais avant de savoir ce que sont les PCI Express (Peripheral Component Interconnect Express), officiellement abrégés PCIe ou PCI-e, il s'agit d'une norme de bus d'extension informatique à grande vitesse, conçue pour remplacer les anciennes normes de bus comme PCI, PCI-X et AGP.
Index du contenu
Qu'est-ce que l'interface PCI Express et comment fonctionne-t-elle?
PCIe présente de nombreuses améliorations par rapport aux anciennes normes, notamment des performances de bus système maximales plus élevées, un nombre de broches d'E / S plus faible et une empreinte physique plus petite, une Mécanisme de détection et de rapport d'erreurs plus détaillé (rapport d'erreurs avancé, AER et fonctionnalité native de remplacement à chaud. De plus, les dernières révisions de la norme PCIe fournissent un support matériel pour la virtualisation des E / S.
Nous vous recommandons de lire notre article sur les meilleurs processeurs du marché
Définie par son nombre de voies, l'interface électrique PCI Express est également utilisée dans une variété d'autres normes, en particulier l'interface de carte d'extension pour ordinateur portable ExpressCard et les interfaces de stockage SATA Express et M.2. Les spécifications de format sont maintenues et développées par le PCI-SIG (PCI Special Interest Group), un groupe de plus de 900 entreprises qui maintiennent également les spécifications PCI conventionnelles. PCIe 3.0 est la dernière norme pour les cartes d'extension, qui est en production et disponible sur les PC personnels conventionnels.
Topologie point à point
Sur le plan conceptuel, le bus PCI Express est un remplacement série haute vitesse du précédent bus PCI / PCI-X. L'une des principales différences entre le bus PCI Express et l'ancien PCI est la topologie du bus; PCI utilise une architecture de bus parallèle partagée, dans laquelle l'hôte PCI et tous les périphériques partagent un ensemble commun d'adresses, de données et de lignes de contrôle. En revanche, PCI Express est basé sur une topologie point à point, avec des liaisons série distinctes reliant chaque périphérique au complexe racine. En raison de sa topologie de bus partagée, l'accès au bus PCI le plus ancien est arbitré et limité à un maître à la fois, dans une direction. De plus, l'ancien schéma d'horloge PCI limite l'horloge du bus au périphérique le plus lent du bus. En revanche, une liaison de bus PCI Express prend en charge la communication en duplex intégral entre deux points de terminaison, sans limitation inhérente à l'accès simultané via plusieurs points de terminaison.
En termes de protocole de bus, la communication PCI Express est encapsulée dans des paquets. Le travail d'empaquetage et de déballage des données et le trafic des messages d'état sont gérés par la couche de transaction du port PCI Express. Les différences radicales dans la signalisation électrique et le protocole de bus nécessitent l'utilisation d'un facteur de forme mécanique et de connecteurs d'extension différents. Les emplacements PCI et PCI Express ne sont pas interchangeables. Au niveau logiciel, PCI Express conserve la compatibilité descendante avec les versions PCI précédentes.
Que sont les processeurs PCI Express LANES
La liaison PCI Express entre deux périphériques peut comprendre de une à 32 voies. Sur une liaison à plusieurs voies, les données du paquet sont divisées en lignes et le débit de données maximal est mis à l'échelle avec la largeur de liaison globale. Le nombre de voies est automatiquement négocié lors de l'initialisation du périphérique et peut être limité par n'importe lequel des points d'extrémité. Par exemple, une carte PCI Express à une seule voie (× 1) peut être insérée dans un emplacement à plusieurs voies (× 4, × 8, etc.) et le cycle d'initialisation négocie automatiquement le plus grand nombre de voies avec un soutien mutuel.. La liaison peut être configurée dynamiquement pour utiliser moins de voies, offrant une tolérance aux pannes en cas de voies défectueuses ou peu fiables. La norme PCI Express définit des emplacements et des connecteurs pour plusieurs largeurs: × 1, × 4, × 8, × 12, × 16 et × 32. Cela permet au bus PCI Express de desservir les deux applications sensibles aux coûts où le haut de gamme n'est pas requis ainsi que des applications de performances critiques telles que les graphiques 3D, la mise en réseau et le stockage d'entreprise.
Une voie se compose de deux paires de signalisation différentielles, une paire pour recevoir des données et l'autre pour transmettre. Par conséquent, chaque voie est composée de quatre câbles de signal ou traces. Sur le plan conceptuel, chaque voie est utilisée comme un flux d'octets en duplex intégral, transportant simultanément des paquets de données au format «octet» de huit bits dans les deux sens entre les points d'extrémité d'une liaison. Les liaisons physiques PCI Express peuvent contenir de une à 32 voies, plus précisément 1, 2, 4, 8, 12, 16 ou 32 voies. Les décomptes de voies sont écrits avec un préfixe «×» (par exemple, «× 8» représente une carte ou un emplacement à huit voies), × 16 étant la plus grande taille couramment utilisée. Les tailles des voies sont également mentionnées par les termes "largeur" ou "à travers", par exemple, une fente de huit voies pourrait être appelée "par 8" ou "8 voies de large".
Les voies PCIe sont utilisées à certains endroits de votre PC. Votre CPU en a un certain nombre, au moins 16, connectés entre lui et au moins un emplacement 16x sur la carte mère. Ces voies sont généralement utilisées pour les cartes graphiques, soit avec une carte qui utilise l'intégralité du canal, soit avec plusieurs cartes, chacune avec une partie du canal. Certains processeurs ont plus de voies de carte graphique, certains processeurs Intel X ont jusqu'à 40 ou plus.
Certaines voies connectent leur CPU au Platform Controller Hub (PCH). Intel appelle ces voies DMI, mais elles sont en fait les mêmes que PCIe. Depuis le PCH, les voies PCIe vont à son contrôleur SATA, son emplacement M.2 compatible NVMe, ses pilotes USB et divers emplacements PCIe sur la carte mère pour des choses comme les adaptateurs réseau, les cartes tuner TV, etc. Le PCH sert de multiplexeur et, en fin de compte, tous ces appareils doivent partager les voies DMI disponibles lors de la communication avec le CPU ou la mémoire principale.
Nous vous recommandons de lire notre article sur les meilleurs processeurs du marché
Ceci met fin à notre article sur les LANES de processeur et à quoi ils servent. J'espère que cela vous a été utile.
Que sont les DNS et à quoi servent-ils? toutes les informations que vous devez savoir
Nous expliquons ce qu'est le DNS et à quoi il sert dans notre quotidien. Nous parlons également de la mémoire cache et de la sécurité DNSSEC.
Quels sont les cœurs nvidia cuda et quelle est leur importance
Que sont les cœurs CUDA et quelle est leur importance? Dans cet article, nous vous l'expliquons de manière très simple et compréhensible.
Amazon affirme que les puces graviton de bras sont plus efficaces que les x86
Amazon affirme que la mise en œuvre d'ARM Graviton entraînera des économies allant jusqu'à 45% sur les coûts de ses services cloud.